摘要
本发明公开一种IO延迟的物理实现方法、装置及介质,涉及集成电路设计技术领域。针对解决传统方案在设置IO delay时会出现的遗漏或多余设置、以及资源浪费等问题,提供一种IO延迟的物理实现方法,一方面可以对芯片中的所有路径进行筛选,筛选出其中的有效时序路径,避免大量不必要路径的IO delay设置以及多余的时钟驱动设置。另一方面,本方法可以自适应的调整相应的IO delay约束,使约束更加严格,有利于减少资源浪费。同时,本方法还可以用于反向验证设计人员提供的IO delay是否存在遗漏或是多添加的情况。可以在芯片设计的更早阶段发现并问题,减少在工作后期发现问题而导致重复工作的时间,节省成本。
技术关键词
时序
端口
非易失性存储介质
物理
集成电路设计技术
数据输入引脚
存储计算机程序
列表
芯片
判别模块
时钟脉冲
逻辑
处理器
资源
存储器
阶段
模式
系统为您推荐了相关专利信息
时序预测方法
自然语言
时序预测装置
大语言模型
静态特征
深度学习预测
深度学习模型
关节
控制外骨骼系统
惯性传感单元
三维建模方法
多尺度信息
深度卷积网络
代表
表达式
设备测试方法
下挂设备
文件夹
生成测试报告
芯片