堆叠芯片封装结构、阵列、芯片封装结构及其制备方法

AITNT
正文
推荐专利
堆叠芯片封装结构、阵列、芯片封装结构及其制备方法
申请号:CN202510831266
申请日期:2025-06-20
公开号:CN120878648A
公开日期:2025-10-31
类型:发明专利
摘要
本发明涉及半导体封装技术领域,尤其是涉及一种堆叠芯片封装结构、阵列、芯片封装结构及其制备方法。堆叠芯片封装结构通过将第一焊盘设置于塑封结构的第一侧表面,利用图案化金属层、纵向导电柱将第一焊盘和芯片单元的第一芯片管脚电学连接,减小信号传输至每个芯片单元的路径差异,避免了现有平面封装技术中,信号在垂直于N个芯片单元方向上的逐层传输导致的信号延迟,提升了系统的性能;同时,N个芯片单元直接进行堆叠设置,取消了芯片单元之间的焊球连接,使得系统封装尺寸更小或者相同封装尺寸下集成更多的芯片单元,以满足不同的需求。
技术关键词
堆叠芯片封装结构 图案化金属层 塑封结构 导电柱 芯片结构 管脚 焊接结构 堆叠结构 焊盘阵列 焊盘表面 基板结构 半导体封装技术 凹槽 载板
系统为您推荐了相关专利信息
1
一种基于AI边缘计算的智能LED照明节能优化方法
智能LED照明 节能优化方法 优化散热系统 微波雷达传感器 倒装芯片结构
2
一种单频激光器
载流子阻挡层 光源发生器 单频激光器 散热模块 量子阱层
3
一种多环境状态下的芯片性能测试方法及装置
历史运行信息 芯片性能测试方法 多环境 集成电路芯片技术 参数
4
一种带有极化诱导隧穿结的AlGaInP红光LED芯片结构及制备方法
欧姆接触层 刻蚀阻挡层 量子阱结构 GaAs衬底 金属有机化学气相沉积
5
一种大气环境热中子软错误率的评估方法
软错误率 加速器 热中子 显微分析技术 半导体器件可靠性评估
添加客服微信openai178,进AITNT官方交流群
驱动智慧未来:提供一站式AI转型解决方案
沪ICP备2023015588号